当前位置:首页 >> 其它课程 >>

数字电路期末考试卷

出卷老师: 院(系) 班级

适用班级: 学号(9 位) 姓名

———————————阅————卷————密————封————装————订————线——————————

常熟理工学院 2008~2009 学年第 二 学期

《数字电子技术》考试试卷(1 卷)
试题总分: 100 分 考试时限:120 分钟

题号 得分

















总分

阅卷人

核分人

一、单项选择题(每题3分,共18分) 1、设一周期性的数字信号波形每一个周期中高电平持续的时间为 2ms,低电平持续的时间为 8ms,则该信号的占 空比为 A. 20% A 。 B. 40% C. 80% B 。

2、n 变量的逻辑函数,其所有最小项之和为 A. 0 B.1

C. 由各变量的具体取值决定 B 。 C.补码等于反码加 1 C 。

3、下列关于带符号二进制数的描述正确的是 A.反码就是对原码按位取反

B.最高为 1 表示该数为负数

4、JK 触发器在 CP 脉冲作用下,欲使 Q n ?1 ? 1 ,则输入信号应为 A. J ? Q n , K ? 0 B. J=K=1 C. J ? K ? Q n C

5、下列关于组合逻辑电路和时序逻辑电路的描述正确的是



A.组合逻辑电路在任意时刻的输出不仅与该时刻的输入信号有关,而且与电路原来的状态有关。 B.时序逻辑电路中触发器的时钟脉冲触发信号一般都接同一个 CP 信号。 C.组合逻辑电路的输出状态在任何时刻只取决于同一时刻的输入状态。 6、A/D 转换中若采用四舍五入法对采样保持信号进行量化,假设最小量 化单位为Δ ,则最大量化误差为 B 。 A. Δ B.Δ /2 C. Δ /4

二、填空题(每空 1 分,共 10 分) 1、(17)D 对应的二进制数是 2、若 X⊙X⊙…X=1,当 X=0 时的 X 个数必须为 3、一个 8 选 1 的数据选择器,其地址输入端(选择控制端)有 4、TSL 电路(三态电路)的三种可能的输出状态是 0、_____ 5、T 触发器的状态方程是____________ ______。
V CC R V CC 8 7 RD 4

。 个。 3 ______、和 个。 。

6、一个五位的二进制加法计数器,由 00000 状态开始,问经过 75 个输入脉冲之后, 此计数器的状态为 7、半导体存储器主要分为 ROM 和_________ 8、右图所示为由 555 定时器构成的 。 _______两大类。 。
vC vI
C

vI1 v I2

3 6 555 2 1 5 0.01礔 uF C1

vO

9、设计同步时序逻辑电路时,最简状态表中状态数目为 M,相应电路中的触发器 的个数为 N,则 M 和 N 应满足关系 。



1

页/共

4



———————————阅————卷————密————封————装————订————线—————————— 三、逻辑函数化简(每题 6 分,共 12 分) 1、用公式法化简逻辑函数 F ? A ? ABC ? ABC ? BC ? BC

2、用卡诺图法化简逻辑函数 F ? ABCD ? D( B C D) ? ( A ? C ) B D ? A ( B ? C )

四、组合电路分析与设计(共 30 分) 1、分析如图所示的组合逻辑电路的功能。(10 分)

2、试用 3/8 线译码器 74HC138 和相应的门电路实现逻辑函数 L=AB+BC,画出接线图。(10 分)



2

页/共

4



———————————阅————卷————密————封————装————订————线—————————— 3、试用两输入与非门设计一个 3 输入的组合逻辑电路,当输入的二进制码小于 3 时输出为 0;输入大于等于 3 时, 输出为 1。(10 分)

五、时序电路分析与设计(共 30 分) 1、按题目要求画出波形图。 a) 设图中的触发器的初态均为 0,试画出 Q 端的波形(5 分)

b) 已知 D 触发器各输入端的电压波形如图所示,试画出 Q 端对应的电压波形。 分) (5

D1 D2 CP RD

& 1D Cl R

CP

Q Q
R
D

D1

D2



3

页/共

4



———————————阅————卷————密————封————装————订————线——————————

2、用图示 74HCT161 实现模 12 的计数器。(10 分)

3、分析如图电路的逻辑功能。(10 分)



4

页/共

4




更多相关标签: