当前位置:首页 >> 信息与通信 >>

IC制程与封装一些名词


制程与封装一些名词 IC 制程与封装一些名词

1、Active parts(Devices) 主动零件 指半导体类之各种主动性集成电路器或晶体管,相对另有 Passive﹣Parts 被动零件,如电阻器、电容器 等. 2、Array 排列,数组 系指通孔的孔位,或表面黏装的焊垫,以方格交点式着落在板面上(即矩阵式)的数组情形.常见"针脚格点 式排列

"的插装零件称为 PGA(Pin Grid Array),另一种"球脚格点矩阵式排列"的贴装零件,则称为 BGA(Ball Grid Array). 3、ASIC 特定用途的集成电路器 Application-Specific Integrated Circuit,如电视、音响、录放机、摄影机等各种专用型订做的 IC 即 是. 4、Axial-lead 轴心引脚 指传统圆柱式电阻器或电容器,均自两端中心有接脚引出,用以插装在板子通孔中,以完成其整体功能. 5、Ball Grid Array 球脚数组(封装) 是一种大型组件的引脚封装方式,与 QFP 的四面引脚相似,都是利用 SMT 锡膏焊接与电路板相连.其不同 处是罗列在四周的"一度空间"单排式引脚,如鸥翼形伸脚、平伸脚、或缩回腹底的 J 型脚等;改变成腹底 全面数组或局部数组,采行二度空间面积性的焊锡球脚分布,做为芯片封装体对电路板的焊接互连工 具.BGA 是 1986 年 Motorola 公司所开发的封装法,先期是以 BT 有机板材制做成双面载板(Substrate), 代替传统的金属脚架(Lead Frame)对 IC 进行封装.BGA 最大的好处是脚距 (Lead Pitch)比起 QFP 要宽松 很多,目前许多 QFP 的脚距已紧缩到 12.5mil 甚至 9.8mil 之密距 (如 P5 笔记型计算机所用 Daughter Card 上 320 脚 CPU 的焊垫即是,其裸铜垫面上的焊料现采 Super Solder 法施工),使得 PCB 的制做与下 游组装都非常困难.但同功能的 CPU 若改成腹底全面方阵列脚的 BGA 方式时,其脚距可放松到 50 或 60mil,大大舒缓了上下游的技术困难.目前 BGA 约可分五类,即:(1)塑料载板(BT)的 P-BGA(有双面及多 层),此类国内已开始量产.(2)陶瓷载板的 C-BGA(3)以 TAB 方式封装的 T-BGA(4)只比原芯片稍大一些的 超小型 m-BGA(5)其它特殊 BGA ,如 Kyocera 公司的 D-Bga (Dimpled) ,olin 的 M-BGA 及 Prolinx 公司 的 V-BGA 等.后者特别值得一提,因其产品首先在国内生产,且十分困难.做法是以银膏做为层间互连的导 电物料,采增层法(Build Up)制做的 V-BGA (Viper) ,此载板中因有两层厚达 10mil 以上的铜片充任散热 层,故可做为高功率(5~6W)大型 IC 的封装用途. 6、Bare Chip Assembly 裸体芯片组装 从已完工的晶圆(Water)上切下的芯片,不按传统之 IC 先行封装成体,而将芯片直接组装在电路板上,谓 之 Bare Chip Assembly.早期的 COB (Chip on Board)做法就是裸体芯片的具体使用,不过 COB 是采芯 片的背面黏贴在板子上,再行打线及胶封.而新一代的 Bare Chip 却连打线也省掉,是以芯片正面的各电 极点,直接反扣熔焊在板面各配合点上,称为 Flip Chip 法.或以芯片的凸块扣接在 TAB 的内脚上,再以 其外脚连接在 PCB 上.此二种新式组装法皆称为 "裸体芯片" 组装,可节省整体成本约 30% 左右.

7、Beam Lead 光芒式的平行密集引脚 是指"卷带自动结合"(TAB)式的载体引脚,可将裸体芯片直接焊接在 TAB 的内脚上,并再利用其外脚焊接在 电路板上,这种做为芯片载体的梁式平行密集排列引脚,称为 Beam Lead. 8、Bonding Wire 结合线 指从 IC 内藏的芯片与引脚整间完成电性结合的金属细线而言,常用者有金线及铝线,直径在 1-2mil 之 间. 9、Bump 突块 指各种突起的小块,如杜邦公司一种 SSD 制程(Selective Solder Deposit)中的各种 Solder Bump 法, 即"突块"的一种用途(详见电路板信息杂志第 48 期 P.72).又,TAB 之组装制程中,芯片(Chip)上线路面 的四周外围,亦做有许多小型的焊锡或黄金"突块"(面积约 1μ2 ),可用以反扣覆接在 TAB 的对应内脚 上,以完成"晶粒"(Chip)与"载板"(PCB)各焊垫的互连.此"突块"之角色至为重要,此制程目前国内尚未推 广. 10、Bumping Process 凸块制程 指在线路完工的晶圆表面,再制做上微小的焊锡凸块(或黄金凸块),以方便下游进行 TAB 与 Flip Chip 等 封装与组装制程.这种尺寸在 1mm 左右的微小凸块,其制作技术非常困难,国内至今尚未投入生产. 11、C4 Chip Joint,C4 芯片焊接 利用锡铅之共融合金(63/37) 做成可高温软塌的凸球,并定构于芯片背面或线路正面,对下游电路板进行 "直接安装"(DCA),谓之芯片焊接.C4 为 IBM 公司二十多年前所开故的制程,原指"对芯片进行可控制软塌 的芯片焊接"(Controlled Collapsed Chip Connection),现又广用于 P-BGA 对主机板上的组装焊接,是芯 片连接以外的另一领域塌焊法. 12、Capacitance 电容 当两导体间有电位差存在时,其介质之中会集蓄电能量,些时将会有"电容"出现.其数学表达方式 C=Q/V, 即电容(法拉)=电量(库伦)/电压(伏特).若两导体为平行之平板(面积 A),而相距 d,且该物质之介质常 数(Dielectric Constant)为 ε 时,则 C=εA/d.故知当 A、d 不变时,介质常数愈低,则其间所出现的电容 也将愈小. 13、Castallation 堡型集成电路器 是一种无引脚大型芯片(VLSI)的瓷质封装体,可利用其各垛口中的金属垫与对应板面上的焊垫进行焊接. 此种堡型 IC 较少用于一般性商用电子产品,只有在大型计算机或军用产品上才有用途. 14、Chip Interconnection 芯片互连 指半导体集成电路(IC)内心脏部份之芯片(Chip),在进行封装成为完整零件前之互连作业.传统芯片互连 法,是在其各电极点与引脚之间采打线方式 (Wire Bonding) 进行;后有"卷带自动结合"(TAB)法;以及最 先进困难的"覆晶法" (Flip Chip).后者是近乎裸晶大小的封装法(CSP),精密度非常高. 15、Chip on Board 芯片黏着板 是将集成电路之芯片,以含银的环氧树脂胶,直接贴合黏着在电路板上,并经由引脚之"打线"(Wire Bonding)后,再加以适当抗垂流性的环氧树脂或硅烷(Silicone)树脂,将 COB 区予以密封,如此可省掉集 成电路的封装成本.一些消费级的电子表笔或电子表,以及各种定时器等,皆可利用此方式制造.该次微米

级的超细线路是来自铝膜真空蒸着(Vacuum Deposit),精密光阻,及精密电浆蚀刻(Plasma Etching)法所 制得的晶圆.再将晶圆切割而得单独芯片后,并续使晶粒在定架中心完成焊装(Die Bond)后,再经接脚打 线、封装、弯脚成型即可得到常见的 IC.其中四面接脚的大型 IC(VLSI)又称"Chip Carrier 芯片载体", 而新式的 TAB 也是一种无需先行封装的"芯片载体".又自 SMT 盛行以来,原应插装的电阻器及电容器 等,为节省板面组装空间及方便自动化起见,已将其卧式轴心引脚的封装法,更改而为小型片状体,故亦称 为片状电阻器 Chip Resistor ,或片状电容器 Chip Capacitor 等.又,Chips 是指钻针上钻尖部份之第一 面切削刃口之崩坏,谓之 Chips. 16、Chip On Glass 晶玻接装(COG) (芯片对玻璃电路板的直接安装) 液晶显像器 (LCD) 玻璃电路中,其各 ITO(Indium Tin Oxide)电极,须与电路板上的多种驱动 IC 互连,才 能发挥显像的功能.目前各类大型 IC 仍广采 QFP 封装方式,故须先将 QFP 安装在 PCB 上,然后再用导电胶 (如 Ag/Pd 膏、Ag 膏、单向导电胶等) 与玻璃电路板互连结合.新开故的做法是把驱动用大型 IC (Driver LSI)的 Chip,直接用"覆晶"方式扣装在玻璃板的 ITO 电极点上,称为 COG 法,是一很先进的组装技术.类似 的说法尚有 COF(Chip on Film)等.Conformal Coating 贴护层,护形完成零件装配的板子, 为使整片板子 外形受到仔细的保护起见,再以绝缘性的涂料予以封护涂装,使有更好的信赖性.一般军用或较高层次的 装配板,才会用到这种外形贴护层. 17、Chip 晶粒、芯片、片状 各种集成电路(IC)封装体的心脏位置处,皆装有线路密集的晶粒(Dies)或芯片(Chip),此种小型的"线路 片",是从多片集合的晶圆(Wafer)上所切割而来. 18、Daisy Chained Design 菊瓣环设计 指由四周"矩垫"紧密排列所组成之方环状设计,如同菊瓣依序罗列而成的花环.常见者如芯片外围之电极 垫,或板面各式 QFP 之焊垫均是. 19、Device 电子组件 是指在一独立个体上,可执行独立运作的功能,且非经破坏无法再进一步区分其用途的基本电子零件. 20、Dicing 芯片分割 指将半导体晶圆(Wafer),以钻石刀逐一切割成电路体系完整的芯片 (Chip)或晶粒(Die)单位,其分割之 过程称为 Dicing. 21、Die Attach 晶粒安装 将完成测试与切割后的良好晶粒,以各种方法安装在向外互连的引线架体系上(如传统的 Lead Frame 或新 型的 BGA 载板),称为"安晶".然后再自晶粒各输出点 (Output)与脚架引线间打线互连,或直接以凸块 (Bump)进行覆晶法 (Flip Chip)结合,完成 IC 的封装.上述之"晶粒安装",早期是以芯片背面的镀金层配 合脚架上的镀金层,采高温结合(T. C. Bond)或超音波结合 (U. C. Bond)下完成结合,故称为 Die Bond. 但目前为了节省镀金与因应板面"直接晶粒安装"(DCA 或 COB)之新制程起见,已改用含银导热胶之接着,代 替镀金层熔接,故改称为"Die Attach". 22、Die Bonding 晶粒接着 Die 亦指集成电路之心脏部份,系自晶圆(Wafer)上所切下一小片有线路的"晶粒",以其背面的金层,与定 架(Lead Frame)中央的镀金面,做瞬间高温之机械压迫式熔接(Thermo Compression Bonding,T.C.Bonding).或以环氧树脂之接着方式予以固定,称为 Die Bond,完成 IC 内部线路封装的第

一步. 23、Diode 二极管 为半导体组件"晶体管"(Transistor)之一种,有两端点接在一母体上,当所施加电压的极性大小不同时, 亦将展现不同导体性质.另一种"发光二极管"可代替仪表板上各种颜色的发光点,比一般灯泡省电又耐 用.目前二极管已多半改成 SMT 形式,图中所示者即为 SOT-23 之解剖图. 24、DIP(Dual Inline Package)双排脚封装体 指具有双排对称接脚的零件,可在电路板的双排对称脚孔中进行插焊.此种外形的零件以早期的各式 IC 居多,而部份"网状电阻器"亦采用之. 25、Discrete Component 散装零件 指一般小型被动式的电阻器或电容器,有别于主动零件功能集中的集成电路. 26、Encapsulating 囊封、胶囊 为了防水或防止空气影响,对某些物品加以封包而与外界隔绝之谓. 27、End Cap 封头 指 SMD 一些小型片状电阻器或片状电容器,其两端可做为导电及焊接的金属部份,称为 End Cap. 28、Flat Pack 扁平封装(之零件) 指薄形零件,如小型特殊的 IC 类,其两侧有引脚平行伸出,可平贴焊接在板面,使组装品的体积或厚度得 以大幅降低,多用于军品,是 SMT 的先河. 29、Flip Chip 覆晶,扣晶 芯片在板面上的反扣直接结合,早期称为 Facedown Bonding,是以凸出式金属接点(如 Gold Bump 或 Solder Bump)做连接工具.此种凸起状接点可安置在芯片上,或承接的板面上,再用 C4 焊接法完成互连. 是一种芯片在板面直接封装兼组装之技术 (DCA 或 COB). 30、Four Point Twisting 四点扭曲法 本法是针对一些黏焊在板面上的大型 QFP,欲了解其各焊点强度如何的一种外力试验法.即在板子的两对 角处设置支撑点,而于其它两对角处施加压力,强迫板子扭曲变形,并从其变形量与压力大小关系上,观察 各焊点的强度. 31、Gallium Arsenide(GaAs) 砷化镓 是常见半导体线路的一种基板材料,其化学符号为 GaAs,可用以制造高速 IC 组件,其速度要比以硅为芯片 基材者更快. 32、Gate Array 闸极数组,闸列 是半导体产品的基本要素,指控制讯号入口之电极,习惯上称之为"闸". 33、Glob Top 圆顶封装体 指芯片直接安装于板面(Chip-On-Board)的一种圆弧外形胶封体(Encapsulant) 或其施工法而言.所用的 封胶剂有环氧树脂、硅树脂(Silicone,又称聚硅酮) 或其等混合胶类.

34、Gull Wing Tead 鸥翼引脚 此种小型向外伸出的双排脚,是专为表面黏装 SOIC 封装之用,系 1971 年由荷兰 Philips 公司所首先 开发.此种本体与引脚结合的外形,很像海鸥展翅的样子,故名"鸥翼脚".其外形尺寸目前在 JEDEC 的 MS-012 及 -013 规范下,已经完成标准化. 35、Integrated Circuit(IC) 集成电路器 在多层次的同一薄片基材上(硅材),布置许多微小的电子组件(如电阻、电容、半导体、二极管、晶体管 等),以及各种微小的互连(Interconnection)导体线路等,所集合而成的综合性主动零件,简称为 I.C.. 36、J-Lead J 型接脚 是 PLCC(Plastic Leaded Chip Carrier)"塑料晶(芯)片载体"(即 VLSI) 的标准接脚方式,由于这种双面 接脚或四面脚接之中大型表面黏装组件,具有相当节省板子的面积及焊后容易清洗的优点,且未焊装前各 引脚强度也甚良好不易变形,比另一种鸥翼接脚(Gull Wing Lead)法更容易维持"共面性"(Coplanarity), 已成为高脚数 SMD 在封装(Packaging)及组装(Assembly)上的最佳方式. 37、Lead 引脚,接脚 电子组件欲在电路板上生根组装时,必须具有各式引脚而用以完成焊接与互连的工作.早期的引脚多采插 孔焊接式,近年来由于组装密度的增加,而渐改成表面黏装式 (SMD)的贴焊引脚.且亦有"无引脚"却以零 件封装体上特定的焊点,进行表面黏焊者,是为 Leadless 零件. 38、Known Good Die (KGD)已知之良好芯片 IC 之芯片可称为 Chip 或 Die,完工的晶圆 (Wafer)上有许多芯片存在,其等品质有好有坏,继续经过寿命 试验后 (Burn-in Test 亦称老化试验),其已知电性良好的芯片称为 KGD.不过 KGD 的定义相当分歧,即使 同一公司对不同产品或同一产品又有不同客户时,其定义也都难以一致.一种代表性说法是:「某种芯片经 老化与电测后而有良好的电性品质,续经封装与组装之量产一年以上,仍能维持其良率在 99. 5%以上者, 这种芯片方可称 KGD」. 39、Lead Frame 脚架 各种有密封主体及多只引脚的电子组件,如集成电路器(IC),网状电阻器或简单的二极管三极体等,其主 体与各引脚在封装前所暂时固定的金属架,称成 Lead Frame.此词亦被称为定架或脚架.其封装过程是将 中心部份的芯片(Die,或 Chip 芯片),以其背面的金层或银层,利用高温熔接法与脚架中心的镀金层加以 固定,称为 Die Bond.再另金线或铝线从已牢固的芯片与各引脚之间予以打线连通,称为 Lead Bond.然后 再将整个主体以塑料或陶瓷予以封牢,并剪去脚架外框,及进一步弯脚成形,即可得到所需的组件.故知" 脚架"在电子封装工业中占很重要的地位.其合金材料常用者有 Kovar、Alloy 42 以及磷青铜等,其成形 的方式有模具冲切法及化学蚀刻法等. 40、Lead Pitch 脚距 指零件各种引脚中心线间的距离.早期插孔装均为 100mil 的标准脚距,现密集组装 SMT 的 QFP 脚距,由起 初的 50mil 一再紧缩,经 25mil、20mil、 16mil、 5mil 至 9.8mil 等.一般认为脚距在 25mil (0.653mm) 12. 以下者即称为密距(Fine Pitch). 41、Multi-Chip-Module (MCM) 多芯片(芯片)模块 这是从 90 年才开始发展的另一种微电子产品,类似目前小型电路板的 IC 卡或 Smart 卡等.不过 MCM 所不

同者,是把各种尚未封装成体的 IC,以"裸体芯片"(Bare Chips)方式,直接用传统"Die Bond"或新式的 Flip Chip 或 TAB 之方式,组装在电路板上.如同早期在板子上直接装一枚芯片的电子表笔那样,还需打 线及封胶,称为 COB(Chip On Bond)做法.但如今的 MCM 却复杂了许多,不仅在多层板上装有多枚芯片,且 直接以"凸块"结合而不再"打线".是一种高层次 (High End) 的微电子组装.MCM 的定义是仅在小板面上, 进行裸体芯片无需打线的直接组装,其芯片所占全板面积在 70%以上.这种典型的 MCM 共有三种型式即 (目前看来以 D 型最具潜力): MCM-L:系仍采用 PCB 各种材质的基板(Laminates),其制造设傋及方法也与 PCB 完全相同,只是较为轻薄短小而已.目前国内能做 IC 卡,线宽在 5mil 孔径到 10 mil 者,将可生产此类 MCM .但因需打芯片及打线或反扣焊接的关系,致使其镀金"凸块"(Bump)的纯度须达 99.99%,且面积更小 到 1 微米见方,此点则比较困难.MCM-C:基材已改用混成电路(Hybrid)的陶瓷板(Ceramic),是一种瓷质的 多层板(MLC),其线路与 Hybrid 类似,皆用厚膜印刷法的金膏或钯膏银膏等做成线路,芯片的组装也采用反 扣覆晶法.MCM-D:其线路层及介质层的多层结构,是采用蒸着方式(Deposited)的薄膜法,或 Green Tape 的 线路转移法,将导体及介质逐次迭层在瓷质或高分子质的底材上,而成为多层板的组合,此种 MCM-D 为三 种中之最精密者. 42、OLB(Outer Lead Bond)外引脚结合 是"卷带自动结合"TAB(Tape Automatic Bonding)技术中的一个制程站是指 TAB 组合体外围四面向外的引 脚,可分别与电路板上所对应的焊垫进行焊接,称为"外引脚结合".这种 TAB 组合体亦另有四面向内的引 脚,是做为向内连接集成电路芯片(Chip 或称芯片)用的,称为内引脚接合(ILB),事实上内脚与外脚本来 就是一体.故知 TAB 技术,简单的说就是把四面密集的内外接脚当成"桥梁",而以 OLB 方式把复杂的 IC 芯 片半成品,直接结合在电路板上,省去传统 IC 事先封装的麻烦. 43、Packaging 封装,构装 此词简单的说是指各种电子零件,完成其"密封"及"成型"的系列制程而言.但若扩大延伸其意义时,那幺 直到大型计算机的完工上市前,凡各种制造工作都可称之为"Interconnceted Packaging 互连构装".若将 电子王国分成许多层次的阶级制度时(Hierarchy),则电子组装或构装的各种等级,按规模从小到大将 有:Chip(芯片、芯片制造),Chip Carrier(集成电路器之单独成品封装),Card(小型电路板之组装),及 Board(正规电路板之组装)等四级,再加"系统构装"则共有五级. 44、Passive Device(Component)被动组件(零件) 是指一些电阻器(Resistor)、电容器(Capacitor),或电感器(Incuctor)等零件.当其等被施加电子讯号 时,仍一本初衷而不改变其基本特性者,谓之"被动零件";相对的另有主动零件(Active Device),如晶体管 (Tranistors)、二极管(Diodes)或电子管(Electron Tube)等. 45、Photomask 光罩 这是微电子工业所用的术语,是指半导体晶圆(Wafer)在感光成像时所用的玻璃底片,其暗区之遮光剂可 能是一般底片的乳胶,也可能是极薄的金属膜(如铬).此种光罩可用在涂有光阻剂的"硅晶圆片"面上进行 成像,其做法与 PCB 很相似,只是线路宽度更缩细至微米(1~2μm)级,甚至次微米级(0.5μm)的精度,比电 路板上最细的线还要小 100 倍.(1 mil=25.4μm). 46、Pin Grid Array(PGA)矩阵式针脚封装 是指一种复杂的封装体,其反面是采矩阵式格点之针状直立接脚,能分别插装在电路板之通孔中.正面则 有中间下陷之多层式芯片封装互连区,比起"双排插脚封装体"(DIP)更能布置较多的 I/O Pins.附图即为 其示意及实物图.

47、Popcorn Effect 爆米花效应 原指以塑料外体所封装的 IC,因其芯片安装所用的银膏会吸水,一旦未加防范而径行封牢塑体后,在下游 组装焊接遭遇高温时,其水分将因汽化压力而造成封体的爆裂,同时还会发出有如爆米花般的声响,故而 得名.近来十分盛行 P-BGA 的封装组件,不但其中银胶会吸水,且连载板之 BT 基材也会吸水,管理不良时也 常出现爆米花现象. 48、Potting 铸封,模封 指将容易变形受损,或必须隔绝的各种电子组装体,先置于特定的模具或凹穴中,以液态的树脂加以浇注 灌满,待硬化后即可将线路组体固封在内,并可将其中空隙皆予以填满,以做为隔绝性的保护,如 TAB 电路、 集成电路,或其它电路组件等之封装,即可采用 Potting 法.Potting 与 Encapsulating 很类似,但前者更强 调固封之内部不可出现空洞(Voids)的缺陷. 49、Power Supply 电源供应器 指可将电功供应给另一单元的装置,如变压器(Transfomer)、整流器(Rectifier)、滤波器(Filter)等皆 属之,能将交流电变成直流电,或在某一极限内,维持其输入电压的恒定等装置. 50、Preform 预制品 常指各种封装原料或焊接金属等,为方便施工起见,特将其原料先做成某种容易操控掌握的形状,如将热 熔胶先做成小片或小块,以方便称取重量进行熔化调配.或将瓷质 IC 熔封用的玻璃,先做成小珠状, 或将 焊锡先做成小球小珠状,以利调成锡膏(Solder Paste)等,皆称为 Preform. 51、 Purple Plague 紫疫 当金与铝彼此长久紧密的接触,并曝露于湿气以及高温(350℃以上)之环境中时,其接口间生成的一种紫 色的共化物谓之 Purple Plague.此种"紫疫"具有脆性,会使金与铝之间的"接合"出现崩坏的情形,且此现 象当其附近有硅(Silicone)存在时,更容易生成"三元性"(Ternary)的共化物而加速恶化.因而当金层必 须与铝层密切接触时,其间即应另加一种"屏障层"(Barrier),以阻止共化物的生成.故在 TAB 上游的"凸块 "(Bumping)制程中,其芯片(Chip)表面的各铝垫上,必须要先蒸着一层或两层的钛、钨、铬、镍等做为屏 障层,以保障其凸块的固着力.(详见电路板信息杂志第 66 期 P.55). 52、Quad Flat Pack(QFP)方扁形封装体 是指具有方型之本体,又有四面接脚之"大规模集成电路器"(VLSI)的一般性通称.此类用于表面黏装之大 型 IC,其引脚型态可分成 J 型脚(也可用于两面伸脚的 SOIC,较易保持各引脚之共面性 Coplanarity)、鸥 翼脚(Gull Wing)、平伸脚以及堡型无接脚等方式.平常口语或文字表达时,皆以 QFP 为简称,亦有口语称 为 Quad Pack.大陆业界称之为"大型积成块". 53、Radial Lead 放射状引脚 指零件的引脚是从本体侧面散射而出,如各种 DIP 或 QFP 等,与自零件两端点伸出的轴心引脚(Axial lead) 不同. 54、Relay 继电器 是一种如同活动接点的特殊控制组件,当通过之电流超过某一"定值"时,该接点会断开(或接通),而让电 流出现"中断及续通"的动作,以刻意影响同一电路或其它电路中组件之工作.按其制造之原理与结构,而 制作成电磁圈、半导体、压力式、双金属之感热、感光式及簧片开关等各种方式的继电器,是电机工程中 的重要组件.

55、Semi-Conductor 半导体 指固态物质(例如 Silicon),其电阻系数(Resistivity)是介乎导体与电阻体之间者,称为半导体. 56、Separable Component Part 可分离式零件 指在主要机体上的零件或附件,其等与主体之间没有化学结合力存在,且亦未另加保护皮膜、焊接或密封 材料(Potting Compound)等补强措施;使得随时可以拆离,称为"可分离式零件". 57、Silicon 硅 是一种黑色晶体状的非金属原素,原子序 14,原子量 28,约占地表物质总重量比的 25%,其氧化物之二氧化 硅即砂土主要成份.纯硅之商业化制程,系将 SiO2 经由复杂程序的多次还原反应,而得到 99.97%的纯硅 晶体,切成薄片后可用于半导体"晶圆"的制造,是近代电子工业中最重要的材料. 58、Single-In-line Package(SIP)单边插脚封装体 是一种只有一直排针柱状插脚,或金属线式插脚的零件封装体,谓之 SIP 59、Solder Bump 焊锡凸块 芯片(Chip)可直接在电路板面上进行反扣焊接(Filp Chip on Board),以完成芯片与电路板的组装互连. 这种反扣式的 COB 覆晶法,可以省掉芯片许多先行封装 (Package) 的制程及成本.但其与板面之各接点, 除 PCB 需先备妥对应之焊接基地外,芯片本身之外围各对应点,也须先做上各种圆形或方形的微型"焊锡凸 块",当其凸块只安置在"芯片"四周外围时称为 FCOB,若芯片全表面各处都有凸块皆布时,则其覆晶反扣焊 法特称为"Controlled Collapsed Chip Connection"简称 C4 法. 60、Solder Colum Package 锡柱脚封装法 是 IBM 公司所开发的制程.系陶瓷封装体 C-BGA 以其高柱型锡脚在电路板上进行焊接组装之方法.此种焊 锡柱脚之锡铅比为 90/10,高度约 150mil,可在柱基加印锡膏完成熔焊.此锡柱居于 PCB 与 C-BGA 之间,有 分散应力及散热的功效,对大型陶瓷零件 (边长达 35mm~64mm)十分有利. 61、Spinning Coating 自转涂布 半导体晶圆(Wafer)面上光阻剂之涂布,多采自转式涂布法.系将晶圆装设在自转盘上,以感光乳胶液小心 浇在圆面中心,然后利用离心力 (Centrifugal Force)与附着力两者较劲后的平衡,而在圆面上留下一层 均匀光阻皮膜的涂布法称之.此法亦可用于其它场合的涂布施工. 62、Tape Automated Bonding (TAB)卷带自动结合 是一种将多接脚大规模集成电路器(IC)的芯片(Chip),不再先进行传统封装成为完整的个体,而改用 TAB 载体,直接将未封芯片黏装在板面上.即采"聚亚醯胺"(Polyimide)之软质卷带,及所附铜箔蚀成的内外引 脚当成载体,让大型芯片先结合在"内引脚"上.经自动测试后再以"外引脚"对电路板面进行结合而完成组 装.这种将封装及组装合而为一的新式构装法,即称为 TAB 法.此 TAB 法不但可节省 IC 事前封装的成本, 且对 300 脚以上的多脚 VLSI,在其采行 SMT 组装而困难重重之际,TAB 将是多脚大零件组装的新希望(详 见电路板信息杂志第 66 期之专文). 63、Thermocompression Bonding 热压结合 是 IC 的一种封装方法,即将很细的金线或铝线,以加温加压的方式将其等两线端分别结合在芯片(芯片) 的各电极点与脚架(Lead Frame)各对应的内脚上,完成其功能的结合,称为"热压结合",简称 T.C.Bond.

64、Thermosonic Bonding 热超音波结合 指集成电路器中,其芯片与引脚间"打线结合"的一种方法.即利用加热与超音波两种能量合并进行,谓之 Thermosonic Bonding,简称 TS Bond. 65、Thin Small Outline Packange(TSOP) 薄小型集成电路器 小型两侧外伸鸥翼脚之"IC"(SOIC),其脚数的约 20~48 脚,含脚在内之宽度 6~12mm,脚距 0.5mil.若用于 PCMCIA 或其它手执型电子产品时,则还要进一步将厚度减薄一半,称为 TSOP.此种又薄又小的双排脚 IC 可 分为两型; TypeⅠ 是从两短边向外伸脚,TypeⅡ是从两长边向外伸脚. 66、Three-Layer Carrier 三层式载体 这是指"卷带自动结合"(TAB) 式"芯片载体"的基材结构情形,由薄片状之树脂层(通常用聚亚醯胺之薄 膜)、铜箔,及居于其间的接着剂层等三层所共同组成,故称为 Three-Layer Carrier.相对有"两层式载体 ",即除掉中间接着剂层的 TAB 产品. 67、Transfer Bump 移用式突块,转移式突块 卷带自动结合式的芯片载体,其内引脚与芯片之结合,必须要在芯片各定点处,先做上所需的焊锡突块或 黄金的突块,当成结合点与导电点.其做法之一就是在其它载体上先备妥突块,于进行芯片结合前再将突 块转移到各内脚上,以便继续与芯片完成结合.这种先做好的突块即称为"移用式突块". 68、Transistor 晶体管 是一种半导体式的动态零件(Active Components),具有三个以上的电极,能执行整流及放大的功能.其中 芯片之原物料主要是用到锗及硅元素,并刻意加入少许杂质,以形成负型(n Type)及正型(p Type)等不同 的简单半导体,称之为"晶体管".此种 Transistor 有引脚插装或 SMT 黏装等方式. 69、Ultrasonic Bonding 超音波结合 是利用超音波频率(约 10 KHz)振荡的能量,及机械压力的双重作用下,可将金线或铝线,在 IC 半导体芯片 上完成打线的操作. 70、Two Layer Carrier 两层式载体 这也是"卷带式芯片载体"的一种新材料,与业界一向所使用的三层式载体不同.其最大的区别就是取消了 中间的接着剂层,只剩下"Polyimide"的树脂层及铜箔层等两层直接密贴,不但在厚度上变薄及更具柔软 性外,其它性能也多有改进,只是目前尚未达到量产化的地步. 71、Very Large-Scale Integration(VLSI)极大规模集成电路器 凡在单一晶粒(Die)上所容纳的半导体(Transistor)其数量在 8 万个以上,且其间互联机路的宽度在 1.5μ(60μin)以下,而将此种极大容量的晶粒封装成为四面多接脚的方型 IC 者,称为 VLSI .按其接脚 方式的不同,此等 VLSI 有 J 型脚、鸥翼脚、扁平长脚、堡型垫脚,等多种封装方式.目前容量更大接脚更 多(如 250 脚以上)的 IC ,由于在电路上的 SMT 安装日渐困难,于是又改将裸体晶粒先装在 TAB 载架的 内脚上,再转装于 PCB 上;以及直接将晶粒反扣覆装,或正贴焊装在板面上,不过目前皆尚未在一般电子 性工业量产中流行. 72、Wafer 晶圆 是半导体组件"晶粒"或"芯片"的基材,从拉伸长出的高纯度硅元素晶柱 (Crystal Ingot)上,所切下之圆

形薄片称为"晶圆".之后采用精密"光罩"经感光制程得到所需的"光阻",再对硅材进行精密的蚀刻凹槽, 及续以金属之真空蒸着制程,而在各自独立的"晶粒或芯片"(Die,Chip)上完成其各种微型组件及微细线 路.至于晶圆背面则还需另行蒸着上黄金层,以做为晶粒固着(Die Attach) 于脚架上的用途.以上流程称 为 Wafer Fabrication.早期在小集成电路时代,每一个 6 吋的晶圆上制作数以千计的晶粒,现在次微米线 宽的大型 VLSI,每一个 8 吋的晶圆上也只能完成一两百个大型芯片.Wafer 的制造虽动辄投资数百亿,但却 是所有电子工业的基础. 73、Wedge Bond 楔形结合点 半导体封装工程中,在芯片与引脚间进行各种打线;如热压打线 TC Bond、热超音波打线 TS Bond、及超音 波打线 UC Bond 等.打牢结合后须将金线末端压扁拉断,以便另在其它区域继续打线.此种压扁与拉断的第 二点称为 Wedge Bond.至于打线头在芯片上起点处,先行压缩打上的另一种球形结合点,则称为 Ball Bond.左四图分别为两种结合点的侧视图与俯视图,以及其等之实物体.Welding 熔接也是属于一种金属的 结合(Bonding)方法,与软焊(soldering 或称锡焊)、硬焊(Brazing)同属"冶金式"(Metallugical)的结合 法.熔接法的强度虽很好,但接点之施工温度亦极高,须超过被接合金属的熔点,故较少用于电子工业. 74、Wire Bonding 打线结合 系半导体 IC 封装制程的一站,是自 IC 晶粒 (Die 或 Chip)各电极上,以金线或铝线(直径 3μ)进行各式打 线结合,再牵线至脚架(Lead Frame)的各内脚处续行打线以完成回路,这种两端打线的工作称为 Wire Bond. 75、Zig-Zag In-Line Package (ZIP)链齿状双排脚封装件 凡电子零件之封装体具有单排脚之结构,且其单排脚又采不对称"交错型式"的安排,如同拉链左右交错之 链齿般,故称为 Zig-Zag 式.ZIP 是一种低脚数插焊小零件的封装法,也可做成表面黏装型式.不过此种封 装法只在日本业界中较为流行. 76、ASIC Application Specific Integrated Circuit 特定用途之集成电路器是依照客户特定的需求与功能而设计及制造的 IC,是一种可进行小量生产,快速变 更生产机种,并能维持低成本的 IC. 77、BGA Ball Grid Array 矩阵式球垫表面黏装组件(与 PGA 类似,但为 S MD) 78、BTAB Bumped Tape-Automated Bonding 已有突块的自动结合卷带指 TAB 卷带的各内脚上已转移有突块,可用以与裸体得片进行自动结合. 79、C-DIP Ceramic Dual -in-line Package 瓷质双祭脚封装体(多用于 IC) 80、C4 Controlled Collapse Chpi connection 可总握高度的裸体芯片反扣熔塌焊接 81、CMOS Complimentary Metal-Oxide Semiconductor 互补性金属氧化物半导体 (是融合 P 通路及 N 通路在同一片"金属氧化物半导体"上的技术)

82、COB Chip On Board 芯片在电路板上直接组装.是一种早期将裸体芯片在 PCB 上直接组装的方式.系以芯片的背面采胶黏方式 结合在小型镀金的 PCB 上,再进行打线及胶封即完成组装,可省掉 IC 本身封装的制程及费用.早期的电子 表笔与 LED 电子表等均将采 COB 法.不过这与近年裸体芯片反扣组装法 (Flip Chip)不同,新式的反扣法 不但能自动化且连打线 (Wire Bond) 也省掉,而其品质与可靠度也都比早期的 COB 要更好. 83、CSP Chip Scale Package 晶粒级封装 84、DIP Dual Inline Package 双排脚封装体 (多指早期插孔组装的集成电路器) 85、FET Field-Effect Tranistor 场效晶体管利用输入电压所形成的电场,可对输出电流加以控制,一种半导体组件,能执行放大、振荡及开 关等功能.一般分为"接面闸型"场效晶体管,与"金属氧化物半导体"场效晶体管等两类 86、GaAs Gallium Arsenide (Semiconductor ) 砷化半导体是由砷(As)与 (Ga)所化合而成的半导体,其能隙宽度为 1.4 电子伏特,可用在晶体管之组件, 其温度上限可达 400℃.通常在砷化 半导体中其电子的移动速度,要比硅半导体中快六倍.GaAs 将可发展 成高频高速用的"集成电路",对超高速计算机及微波通信之用途将有很好的远景. 87、HIC Hybrid Integrated Circuit 混合集成电路将电阻、电容与配线采厚膜糊印在瓷板上,另将二极管与晶体管以硅片为材料,再结合于瓷 板上,如此混合组成的组件称为 HIC. 88、IC Integrated Circuit 集成电路器是将许多主动组件 (晶体管、二极管)和被动组件 (电阻、电容、配线)等互连成为列阵,而生 长在一片半导体基片上 (如硅或砷化 等),是一种微型组件的集合体,可执行完整的电子电路功能.亦称 为单石电路 (Monolihic Circuits). 89、ILB Inner Lead Bonding 内引脚结合是指将 TAB 的内引脚与芯片上的突块 (Bump ; 镀锡铅或镀金者),或内引脚上的突块与芯片所 进行反扣结合的制程. 90、KGD Known Good Die 确知良好芯片 91、LCC Leadless Chip Carrier 无脚芯片载体(是大型 IC 的一种) 92、LCCC Leadless Ceramic Chip Carrier 瓷质无脚芯片载(大型 IC 的一种) 93、LGA Land Grid Array

焊垫格点排列指矩阵式排列之引脚焊垫,如 BGA"球脚数组封装体",或 CGA"柱脚数组封装体"等皆属之. 94、LSI Large Scale Integration 大规模集成电路指一片硅半导体的芯片上,具有上千个基本逻辑闸和晶体管等各种独立微型之组件者,称 为 LSI. 95、MCM Multichip Module 多芯片模块是指一片小型电路板上,组装多枚裸体芯片,且约占表面积 70% 以上者称为 MCM.此种 MCM 共 有 L、C 及 D 等三型.L 型(Laminates)是指由树脂积层板所制作的多层板. C(Co-Fired) 是指由瓷质板材 及厚膜糊印刷所共烧的混成电路板,D(Deposited)则采集成电路的真空蒸着技术在瓷材上所制作的电路 板. 96、PGA Pin Grid Array 矩阵式插脚封装组件 97、PLCC Plastic Leaded Chip Carrier 有脚塑料封装芯片载体(胶封大型 IC) 98、QFP Quad Flat Package 四面督平接脚封装体(指大型芯片载体之瓷封及胶封两种 IC) 99、SIP Single Inline Package 单排脚封装体 100、SOIC Small Outline Intergrated Circuit 小型外贴脚集成电路器指双排引脚之小型表面黏装 IC,有鸥翼脚及 J 型脚两种. 101、SOJ Small Outline J-lead Package 双排 J 型脚之封装组件 102、SOT Small-Outline Transistors 小型外贴脚之晶体管 103、TAB Tape Automatic Bonding 卷带自动结合技术是先将裸体芯片以镀金或镀锡铅的"突块"(Bump)反扣结合在"卷带脚架"的内脚上 (ILB) ,经自动测试后,再以卷带架的外脚结合在电路板的焊垫上(OLB) ,这种以卷带式脚架为中间载体, 而将裸体芯片直接组装在 PCB 上的技术,称为"TAB 技术". 104、TCP Tape Carrier Package 卷带载体封装(此为日式说法,与美式说法 TAB"卷带自动结合"相同) 105、TFT Thin Film Transistor 薄膜式晶体管可用于大面积 LCD 之彩色显像,对未来之薄型电视非常有用.

106、TSOP Thin Small Outline Plackage 薄超型外引脚封装体是一种又薄又小双排脚表面黏装的微小 IC,其厚度仅 1.27mm,为正统 SOJ 高度的四 分之一而已. 107、ULSI Ultra Large Scale Integration 超大规模集成电路 108、VHSIC Very High Speed Integrated Chips 极高速集成电路芯片


相关文章:
IC制程与封装一些名词
IC封装与测试介绍IC封装与测试介绍隐藏>> 制程与封装一些名词 IC 制程与封装一些名词 1、Active parts(Devices) 主动零件 指半导体类之各种主动性集成电路器或晶体...
常见的封装技术与IC_封装名词解释[1]
常见的封装技术与IC_封装名词解释[1]_信息与通信_工程科技_专业资料。常见的封装技术与 常见的封装技术与 IC 封装名词解释从 foundry 厂得到圆片进行减薄、中测打...
IC 制程专有名词解析目录
IC制程与封装一些名词 13页 免费 IC制程与封装一些名词.doc 13页 免费 ...硬件 旋制氧化硅 缩小型 J 形脚包装 IC 溶剂 规范 SPIC 参数 展布电阻分析...
IC 封装名词解释
IC 封装名词解释(一) 1、BGA(ball grid array) 球形触点陈列,表面贴装型封装... 256kDRAM 中采用,现在已经普 及用于逻辑 LSI、DLD(或逻辑器件)等电路。...
IC封装名词解释
IC相关名词解释 3页 免费如要投诉违规内容,请到百度文库投诉中心;如要提出功能问题或意见建议,请点击此处进行反馈。 IC封装名词解释 IC封装名词解释IC封装名词解释隐...
封装术语
半导体专业术语 20页 免费如要投诉违规内容,请到百度文库投诉中心;如要提出功能问题...制程,封装,测试,wafer ,chi p,ic,desi gn,fabricati on,pr ocess,la you...
IC 封装制程简介-1
IC制程与封装一些名词 13页 免费喜欢此文档的还喜欢 IC制程简述 18页 免费 IC封装-材料、制程与可靠度... 75页 1财富值 IC封装制程简介(简) 13页 免费 ...
制程能力名词解释及计算工式
制程能力名词解释及计算工式_经济学_高等教育_教育专区。附件一 盈峰粉末冶金科技有限公司制程能力分析名词解释及计算公式符号 符号说明 χχ = χ R 一 _ 计算...
IC 封装制程简介-1
IC 封装制程简介-1_信息与通信_工程科技_专业资料 暂无评价|0人阅读|0次下载|举报文档 IC 封装制程简介-1_信息与通信_工程科技_专业资料。半导体的产品很多,...
IC制程专有名词解析目录_final
IC制程与封装一些名词.d... 13页 免费 IC制程简述 18页 免费 IC设计专有...硬件 旋制氧化硅 缩小型 J 形脚包装 IC ET PEI PEI PEI 167 168 169 170...
更多相关标签:
ic封装制程 | 名词解释 封装性 | 名词解释 软件 封装 | ic封装 | ic封装大全 | ic的封装形式 | 贴片ic封装大全 | 黑胶体封装ic量产工具 |