当前位置:首页 >> 政史地 >>

EDA复习题


考试题型 理论知识 40 分,操作题 60 分 1、单选题 2、填空题 3、判断题 4、 4、绘制原理图 5、在 Multisim 环境下仿真测试 6、在 QuartusⅡ环境下,按要求 完成设计及编译仿真 复习题 1. PCB 的布局是指( )。 A. 连线排列 B. 元器件的排列 C. 元器件排列与连线排列 D. 除元器件以外的实体连接 2. PCB 的布线是指( )。 B.

元器件的排列 D. 除元器件以外的实体连接 A. 元器件焊盘之间的连线 C. 元器件排列与连线走向

3. 使用计算机键盘上的( )键可实现原理图图样的缩小。 A. Page Up B. Page Down C. Home D. End 4 网络表中有关元器件的定义是( )。 A. 以“[”开始,以“]”结束 B. 以“〈”开始,以“〉”结束 C. 以“(”开始,以“)”结束 D. 以“{”开始,以“}”结束 5. Protel99 SE 提供了( )层为内部电源/接地层。A.2 B.16 C.32 D.8 6. 在印制电路板的( )层画出的封闭多边形,用于定义印制电路板形状及尺 寸。 A.Multi Layer B.Keep Out Layer C.Top Overlay D.Bottom overlay 7. 在放置元器件封装过程中,按( )键使元器件在竖直方向上下翻转。 A. X B. Y C. L D. 空格键 8. 以下工具中属于 FPGA/CPLD 集成化开发工具的是( ) 。 A.ModelSim B.Synplify Pro C.MATLAB D.QuartusII 9. 基于 EDA 软件的 FPGA / CPLD 设计流程为:原理图/HDL 文本输入→( →综合→适配→时序仿真→编程下载→硬件测试。 A.功能仿真 B.逻辑综合 C.配置 D.引脚锁定 10.下列语句中,属于并行语句的是( ) 。 A.进程语句 B.IF 语句 C.CASE 语句 D.FOR 语句 11. 根据元器件的焊盘种类不同,元件封装可分为插针式元器件封装( 类型。 A. 表贴式元器件封装 12. Protel99se 提供了多达( A. 2 B. 32 C. 16 B. 焊盘 D. 8 ) 。 C. 逻辑性 D. 普适性 C. 导线 D. 过孔 )的铜膜信号层。



)两种

13. 同一个元件允许有多个不一致的电气符号与之对应, 这反映了设计的 ( A. 兼容性 B. 灵活性

14. 可编程逻辑器件的英文简称是(

)。

A. FPGA B. PLD C. PAL D. PLA 15. EDA 的中文含义是 A 。 A. 电子设计自动化 B. 计算机辅助计算 C. 计算机辅助教学 D. 计算 机辅助制造 16. 现场可编程门阵列的英文简称是 。 A. FPGA B. PLA C. PAL D. PLD 17. 下面对利用原理图输入设计方法进行数字电路系统设计的描述中,那一种说 法是不正确的。 。 A.原理图输入设计方法直观便捷,但不适合完成较大规模的电路系统设计; B.原理图输入设计方法一般是一种自底向上的设计方法; C.原理图输入设计方法无法对电路进行功能描述; D.原理图输入设计方法也可进行层次化设计。 18. 下列那个 流程是 正确的基于 EDA 软 件的 FPGA / CPLD 设计流程: A 。 A.原理图/HDL 文本输入→功能仿真→综合→适配→编程下载→硬件测试 B.原理图/HDL 文本输入→适配→综合→功能仿真→编程下载→硬件测试; C.原理图/HDL 文本输入→功能仿真→综合→编程下载→→适配硬件测试; D.原理图/HDL 文本输入→功能仿真→适配→编程下载→综合→硬件测试 19. VHDL 语言共支持四种常用库,其中哪种库是用户的 VHDL 设计现行工作 库: 。 A.IEEE 库 B.VITAL 库 C.STD 库 D.WORK 工作库 20. 下列语句中,不属于并行语句的是: B 。 A.进程语句 B.CASE 语句 C.元件例化语句 D.WHEN…ELSE…语句 21. 下面哪一个可以用作 VHDL 中的合法的实体名 D 。 A. OR B. VARIABLE C. SIGNAL D. OUT1 22、执行( A.Auto Route/All C.Auto Routing/Connection )命令,可完成自动布线工作。 B.Auto Route/Net D. Auto Route/Component ) 。

23. 下列关于 Multisim 的描述中正确的是( 法用该软件测试。 B. Multisim 不属于 EDA 工具。

A. Multisim 可以设计、测试和演示各种电子电路,但微控制器和接口电路无

C. Multisim 是功能完善、操作界面友好、方便使用的电子设计自动化工具。 D. 可以用 Multisim 非常方便的进行真实实际的元器件和仪器设备的连接。 24. 在 QuartusⅡ集成环境下为图形文件产生一个元件符号的主要作用是( A. 综合 B. 编译 C. 仿真 D. 被高层次电路设计调用 )。 25. 1987 标准的 VHDL 语言对大小写是( )。

A. 敏感的 B. 只能用小写 C. 只能用大写 D. 不敏感 26. 关于 1987 标准的 VHDL 语言中,标识符描述正确的是 A 。

A. 必须以英文字母开头 B.可以使用汉字开头 C.可以使用数字开头 D.任何 字符都可以 27. 关于 1987 标准的 VHDL 语言中,标识符描述正确的是 B 。 A. 下划线可以连用 B. 下划线不能连用 C. 不能使用下划线 D. 可 以使用任何字符 28. 关于 VHDL 中的数字,请找出以下数字中最大的一个( A. 4#3#e2 B. 51e0 C. 10#46# D. 2#1_0110# )。 29. 下面对过孔与焊盘区别的论述中,错误的是( ) 。

A.过孔是不安装元件的,而焊盘是需要安装元件的; B.焊盘只能连接顶层和底层的连线,但过孔可以连接任意层的连线; C.过孔就是 PCB 上的钻孔,通常作层间导电用,也可用于散热; D.过孔完全可以替代焊盘。 30. 用 Protel99SE 编辑电路原理图时,画连线的工具为 Place 菜单下的( 令。 A.Track A 电气工程 B.Part C.Wire D.Component C 机械工程 和 D 建筑工程 三个发展阶段。 31.Protel 99SE 是用于( 1. EDA 技术经历了 )的设计软件。 、 )命

B 电子线路

2. EDA 设计流程包括设计输入、 设计实现、 实际设计检验和 下载编程四个步骤。 3. Protel99 SE 中,元件属性 Lib Ref 是指在元件库中定义的_______,Footprint 是该元件在________里的名称;Designator 是________。 4. 用 Multisim 建立仿真电路时,电源及接地符号取自 电源/信号源零件 库。电阻取自 基本元件库。电压表和电流表取自 指示元件库。 5. CPLD 中的逻辑单元是大单元,适合 逻辑型 系统;FPGA 的逻辑单 元是小单元,适合 数据型 系统。 6. 在 VHDL 语言中,对时钟上升沿描述的语句是 7. 在 VHDL 语言中,对时钟下降沿描述的语句是 8. DRC 的含义是 9. ERC 的含义是 。 。 。 。

10. QuartusⅡ支持的输入方式有 、 和 三种。 11. 按电路板结构分,电路板分为 、 和 三种。 12.EDA 设计输入主要包括图形输入、 和状态机输入。 13.QuartusⅡ的文本文件类型是(后缀名) 。 14.在 PC 上利用 VHDL 进行项目设计,不允许在 根目录 下进行,必须在根 目录为设计建立一个工程目录。 15. EDA 工具软件系统一般应当包含以下子模块: 计数据库子模块、分析验证子模块、 综合仿真 设计输入 子模块、设 子模块、布局布线子模

块等。 16. VHDL 的数据对象包括 的容器。





, 它们是用来存放各种类型数据 和 芯

17. 以 EDA 方式设计实现的电路设计文件, 最终可以编程下到 片中,完成硬件设计和验证。 18. 在放置元器件封装过程中,按下键盘上的 翻转。 19. 在放置元器件封装过程中,按下键盘上的 翻转。

键可使元器件在水平方向左右 键可使元器件在竖直方向上下

20. 在放置元器件封装过程中,按下键盘上的 键可使元器件旋转 90 度。 21. 按电路板结构分,电路板分为单面板、 和 三种。 22. 用 protel99se 进行进行原理图设计,必须先启动 编辑器。 23. CPLD 的基本结构可看成由逻辑阵列块(LAB) 、可编程 I/O 单元和可编程连 线阵列(PIA)三部分组成。 24. CPLD 的可编程是主要基于与或阵列可编程结构。 25.VHDL 语言是一种结构化设计语言;一个设计实体(电路模块)包括实体与 结构体两部分,结构体描述器件内部功能。 26. 在原理图设计中,必须先选中元器件才可以对元器件进行移动和对齐操作。 27.VHDL 源程序的文件名与实体名如果不相同,编译不会成功。 28. STD_LOGIC 是必须声明才能引用的数据类型。 29. 在 Protel 99 SE 中零件库的扩展名为.ddb,而每个零件库包含一个或多个库 文件。 30.在原理图设计图样上放置的元器件是 原理图符号。 31. 如图-1 所示为 PLD 中符号 ,写出输出 Y 的表达式: 。

操作题 1、会用 PROTEL99SE 绘制原理图、PCB 图,会设置环境如设置图纸大小、标 题栏等。 2、绘制完电路后,要会进行 ERC、DRC 检查,直到没有错误。 3、原理图完成后要形成该电路的网络表,并要求会读网络表。 4、会用 Multisim 画图,并会用该软件进行仿真测试,会用交流电压表、示波 器、信号源等。

5、在 QUARTUS2 环境下,会用原理图输入法和硬件描述语言输入法设计电 路,设计完后会进行编译、功能仿真等。 6、VHDL 语言的基本描述语句必须会,如:进程语句,信号赋值语句(简单 信号赋值语句、 选择信号赋值语句 、 条件信号赋值语句 ) 元件例化语句, , if 语句、case 语句、loop 语句、next 语句、exit 语句等等。 例: (1)用 VHDL 语言描述一个简单的 D 触发器。 (2)用 VHDL 语言设计 4 选 1 数据选择器。 (3)用 VHDL 语言设计 2 选 1 数据选择器。 (4)用 VHDL 语言描述一个 2 输入端的与门。 (5)用 VHDL 语言描述一个带异步清零 clrn(低电平有效)和使能端 en(高 电平有效)的 D 触发器。


相关文章:
EDA复习题(含答案)
2.简述 FPGA 等可编程逻辑器件设计流程 答:FPGA 等可编程逻辑器件的设计流程即现代 EDA 设计的流程,主要包括设计输入、 逻辑与结构综合、时序与功能仿真、编程下载...
EDA复习题及部分答案
在 Altera 公司生产的器件中,FLEX10K 系列属 CPLD 结构; 2. 综合是 EDA 设计流程的关键步骤,综合就是把抽象设计层次中的一种表示转化成另 一种表示的过程;在...
EDA考试复习题
EDA考试复习题目全集(1) 47页 5财富值 EDA期末考试题06 5页 免费如要投诉违规内容,请到百度文库投诉中心;如要提出功能问题或意见建议,请点击此处进行反馈。 ...
EDA复习题
EDA复习题_工学_高等教育_教育专区。1. 大规模可编程器件主要有 FPGA、CPLD 两类,下列对 CPLD 结构与工作原理 的描述中,正确的是___。 A. CPLD 是基于查找...
EDA考试复习题
资源共享 单项选择题: 3. 综合是 EDA 设计流程的关键步骤,综合就是把抽象设计层 次中的一种表示转化成另一种表示的过程;在下面对综合的 描述中,___D___是...
EDA期末复习题
答:EDA 技术有狭义和广义之分,狭义 EDA 技术就是以大规模可编程逻辑器件为设计载体,以硬件描述语言为系统逻 辑描述的主要表达方式,以计算机、大规模可编程逻辑...
eda复习题
eda复习题_工学_高等教育_教育专区。一、单选题 1. 对 FPGA 器件特点描述正确的是: ( B ) A:采用 EEPROM 工艺 B:采用 SRAM 工艺 C:集成度比 PAL 和 GA...
EDA复习题
EDA复习题_工学_高等教育_教育专区。电子设计线路自动化。填空题: 1、图形文件设计结束后一定要通过__ ,检查设计文件是否正确。 ,__ 两类。 程序包。 。 两种...
EDA复习题
10 、 指定设计电路的 输入 / 输出端口与目 标芯片引脚的连接关 系的过程称 为二、判断题 1、EDA 设计流程中的“功能仿真”不涉及具体器件的硬件特性。 ()...
EDA考试复习题目全集及部分答案
EDA考试复习题目全集及部分答案_从业资格考试_资格考试/认证_教育专区。《EDA 技术与项目训练》课程试题库——选择题 《EDA 技术与项目训练》选择题 1. 一个项目...
更多相关标签: