当前位置:首页 >> 信息与通信 >>

BCH编译码器在NANDFlash控制器中的应用研究


第2 4 卷 第1 期  计 算 机 技 术 与 发 展  COMP UTER   TE CHNOL OGY  AND  DEVEL OPMENT  Vo l _ 2 4   N o . 1   2 0 1 4年 1 月  J a n .   2 0 1 4   B C H 编译码器在 N A N D   F l a s h控 制 器 中  的应 用研 究  郭  鹏

  , 房  亮  , 于沛玲  ( 1 . 中国科 学 院 光 电研 究 院 , 北京 1 0 0 0 9 4 ;   2 . 中国科 学院 大学 , 北京 1 0 0 1 9 0;   3 。 中 国科 学院 空间应 用 工程 与技 术 中心 , 北京 1 0 0 0 9 4 )   摘 要: 针对 空问应 用对 固态存 储 器 中 E C C校 验在计 算速 度 和纠错 能力 上 的要求 , 提 出了一种 应用 在 N A N D   F l a s h控 制器  中 的高速并 行 B C H编译 码器 。文 中采 用 了一种独 特 的译码 器架 构 , 并 改 进 了计 算伴 随式 的算 法 , 先 利 用编 码 电路 计算 出   伴 随多项 式 , 再 利用 译码 电路 计算 出伴 随式 。与直 接计 算 出伴随 式 的译 码 器相 比, 虽 然 译码 时 间 略有 增加 , 但 却能 明显 减  少资 源的 占用 量 。结 合采 用其 他一 些节 省资 源和 提高运 行速 度 的措施 , 使该 译码 器 的设计更 适应 空 间应用 的需 要 。   关键 词 : B C H码 ; 并行; F F M; 伴 随多 项式 ; 伴 随式 ; N A N D   F l a s h 控制 器  中图分类 号 : T P 3 9 1   文 献标识 码 : A   文 章编 号 : 1 6 7 3 — 6 2 9 X( 2 0 1 4 ) 0 1 - 0 1 7 9 — 0 5   d o i : 1 0 . 3 9 6 9 / j . i s s n . 1 6 7 3 — 6 2 9 X . 2 0 1 4 , 0 1 . 0 4 6   App l i c a t i o n   a nd   Re s e a r c h   o f   BCH  Enc o de r /De c o de r   i n   NAND  Fl a s h   Co n t r o l l e r   GUO  P e n g   ’   , FANG  Li a n g  , YU  Pe i —l i n g   ( 1 . I n s i t t u t e   o f   O p t o - e l e c t r o n i c s , C h i n e s e   A c a d e m y   o f   S c i e n c e s , B e i j i n g   1 0 0 0 9 4 , C h i n a ;   2 . Un i v e r s i t y   o f   C h i n e s e   A c a d e my   o f   S c i e n c e s , B e i j i n g   1 0 0 0 9 4 , C h i n a ;   3 . T e c h n o l o g y   a n d   E n g i n e e r i n g   C e n t e r   f o r   S p a

相关文章:
NAND Flash控制器
(1)OM[1:0]=00b:使能 NAND Flash 控制器为自动启动模式; (2)NAND Flash 存储器的页面大小应该为 512 字节; (3)NCON:NAND Flash 存储器寻址步数选择。...
nand flash控制器
nand flash 控制器 1 要写某个块时,先要擦除这个块。 2 Nand Flash 一般以 512 字节为单位进行读写 3 Nand flash 上发生位反转,推荐使用 EDC/ECC 进行...
eboot中NandFlash的应用
NFSECCD(nandflash 的 spare 区 ECC 寄存器) ,NFMECCD0/1(nandflash 的 main 区 ECC 寄存 器) ,NFSECC(nandflash 用于 IO 的 ECC 寄存器) 。 参考链接:...
更多相关标签:
nand bch | nand flash控制器 | nand flash控制器芯片 | 译码器 | 38译码器 | 138译码器 | 哈夫曼编译码器 | 2 4译码器 |